닫기
216.73.216.214
216.73.216.214
close menu
광시각용 LED 전광판 제어 시스템 설계
A Design of Large Area Viewing LED Panel Control System
이수범(Lee Soo Bom),남상길(Nam Sang Gill),조경연(Cho Gyoung Youn),김종진(Kim Jong Jin)
UCI I410-ECN-0102-2009-000-007535275

멀티미디어가 널리 보급되면서 넓은 장소에서 다수의 사람에게 정보를 제공하기 위한 광시각 디스플레이 장치에 대한 요구가 증대되고 있다. 본 논문에서는 광시각용 LED 전광판을 제어하기 위한 시스템을 설계한다. 제어 시스템은 16 비트 마이크로프로세서 MC68EC000을 지원하며, 16라인 인터레이스 전광판 제어기, 메모리 16 채널 우선 순위 인터럽트, 2채널 DMA, 12비트 2채널 타이머, 적외선 리모콘 수신기, 16 바이트 FIFO를 가진 2 채널 RS-232C, IBM PS2 바식의 키보드 인터페이스, ISA 버스, watch-dog 타이머, battery 백업 기능의 실시간 시계와 256 바이트 SRAM 등의 기능을 포함한다. 주회로는 저가격화, 고신뢰화, 고성능화, 소형화, 저전력소모 등을 고려하여 ASIC으로 구현한다. 설계한 ASIC은 시뮬레이션 검증을 하고 0.6㎛ CMOS SOG로 제작하였다. 약 39,000 게이트가 소요되며, 동작주파수는 48㎒이다. 제작된 ASIC 은 테스트 기판에 설치한다.

The wide spread of multimedia system demands a large area viewing display device which can inform a message to many people in open area. This paper is about the design of a large area viewing LED panel control system. The control system runs on 16 bit microprocessor MC68EC000 and has following functions: 16 line interlaced panel controller, memory, 16 channel priority interrupt, 2 channel direct memory access, 2 channel 12 bit clock and timer, 2 channel infrared remocon receiver, 2 channel RS-232C with 16 byte FIFO, IBM PC/AT compatible keyboard interface, ISA bus, battery backuped real time clock, batter backuped 256 byte SRAM and watch dog timer. The core circuits are implemented to ASIC, considering lower cost, higher reliability higher performance, smaller dimension, and lower power consumption. This is verified by simulation and fabricated in 0.6%u339B CMOS SOG processes. The total gate count is 39,083 and the clock frequency is 48%u3392. The fabricated ASIC is mounted on test board.

[자료제공 : 네이버학술정보]
×