다채널 디지털 GPS 수신기를 구현하기 위하여 RE-to-IF엔진 (엔진 1), 신호처리 엔진 (엔진 2), 항법 소프트웨어를 개발하였다. 고속 SiGe HBT를 이용한 LNA, 믹서, VCO 등의 하이브리드 IC를 COB형태로 구현하여 엔진 1 보드에 부착하였다. 6채널 디지털 상관기를 클락 및 마이크로프로세서 인터페이스와 함께 Altera Flex 10K FPGA 및 ASIC 기술로 구현하였다. 항법 소프트웨어는 GPS 신호의 트랙킹 및 획득을 위한 상관기 제어, 메시지 저장, 위치 계산 등을 수행한다. 개발된 GPS수신기는 단일 채널 신호를 발생하는 STR2770 시뮬레이터를 이용하여 테스트하였는데, 성공적인 항법 신호획득 및 위치 계산 결과를 확인하였다.
A multi-channel digital GPS receiver has been developed including a RF-to IF engine (engine 1), a digital signal processing engine (engine 2) with a microprocessor interfacing, and a navigation software. A high speed SiGe heterojunction bipolar transistor (HBT) as a active device has been mounted on chip-on-boatd (COB) type hybrid ICs such as LNA, mixer, and VCO in RF front-end of the engine 1 board. A 6-channel digital correlator together with a real-time clock and a microprocessor interface has been realized using an Altera Flex 10K FPGA as well as ASIC technology. Navigation software controlling the correlator for GPS signal tracking, retrieval and storing a message retrieval, and position calculation has been implemented. The GPs receiver was tested using a single channel STR2770 simulator. Successful navigation message retrieval and position determination was confirmed.